'PDN 필터'에 해당되는 글 2건

  1. 2013.11.21 Ferrite Bead를 사용한 Dominant Pole 필터
  2. 2013.11.20 Ferrite Bead를 사용한 PDN 필터

Ferrite Bead를 사용한 Dominant Pole 필터

원 포인트 레슨 2013. 11. 21. 20:00

위 그림은 Dominant Pole 보상된 Low Pass 필터의 response이다. 이때, RDP = (L/(2C))^0.5 일 때 가장 평평한 butterworth 필터가 구현된다. 

필터에서 dominant pole capacitor 값이 줄어들면 다음과 같은 영향이 발생한다.

    • 비율(CDP/C)이 감소함에 따라서 peak가 증가한다.

    • 최적의 댐핑 저항이 커진다.

    • 댐핑 저항 값 매치에 대한 peaking 감도가 증가한다.

    • 부하에서 바라본 peak 필터 임피던스가 증가한다.

    • 주요 Fco에서 부품 공차에 의한 최악의 insertion loss가 -3dB부터 줄어든다.

다음 테이블은 최적화된 dominant pole 필터에 대한 common coefficients를 보여준다.


예)  dominant pole 필터에서, 페라이트 비드의 저주파 인덕턴스가 1.2 uH 일 때, Fco는 100kHz이며 pass-band에서 이득 +4dB 이하를 만족해야 하는 필터를 만들어 보자.

  4dB 이하이어야 하므로 3dB 정도의 이득을 보이는 X5 도미넌트 폴을 사용하면,

  Fco = Fco/1.27 = 78.74 kHz

  C >= 1/(1.2uH*(2*3.14*78.74kHz)^2)

     >= 3.4uF

  C는 흔히 사용되는 4.7 uF를 선택한다.

  CDP = 4.7 * 5 = 23.5 uF

  CDP는 22 uF가 적당하다. 최악의 경우 peaking은 1.42X(3dB)보다 다소 높을 수 있다.

  RDP = 1.3*(1.2uH/(2*4.7uF))^0.5 = 0.46 ohm

  RDP는 0.5 ohm 이 적당하다.

  인덕터 마진 +/-20%와 커패시터 마진 +/-10%를 고려하면 디자인 요구사항은 다음과 같다.


부하에서 Z22 shunt impedance
Series low pass 필터 출력을 통한 PDN 임피던스는 주파수에 대해서 뒤집어진 V 모양을 보인다. 저주파에서, series impedance는 0에 가깝고 부하는 매우 낮은 source PDN 임피던스를 바라보게 된다. 필터의 cut-off 주파수에서 임피던스는 대략 (L/C)^0.5 * network Q에 근첩한 임피던스를 보이고, Fco 이상의 주파수에서는 shunt network impedance가 주를 이루게 된다.

최대 임피던스는 cut-off 에서 발생하고, 그것은 series inductance L 과 비례하고 필터 출력 커패시턴스 C와 반비례한다. 부하에서 임피던스가 허용 가능한 최대값 아래로 유지되게 하기 위해서는 필터 출력 커패시턴스가 직력 필터 인덕턴스와 함께 스케일링되어야 한다. 스펙을 초과하는 과도한 inductance는 더 크고 비싼 커패시터를 요구한다.


내용 및 그림 출처: DessignCon 2011, PDN Application of Ferrite Bead



:

Ferrite Bead를 사용한 PDN 필터

원 포인트 레슨 2013. 11. 20. 20:00

노이즈 고립 내지 억제 목적으로 페라이트 비드(ferreite bead)가 널리 사용되고 있다. 비드는 강력하고 싸지만, 원칙없이 사용되어 성능에 해를 주는 경우가 종종 있다. bead를 사용하기에 앞서 사용하려고 하는 bead가 어떤 특성을 갖고 있는지 이해하고 있어야 한다.


페라이트 비드를 사용한 PDN 필터를 만들 때 중요한 파라미터:

  • stop band 주파수 범위

  • stop band attenuation

  • 부하 쪽에서 바라 본 PDN impedance

  • 비드와 바이패스 네트워크 사이에 형성되는 어떠한 peak에 대한 resonance damping


필터의 insertion response(S21)에서 cut-off(Fco) 주파수는 일반적으로 비드 L-R 전이 주파수보다 낮게 형성이 된다. 그럴 경우 상당한 peak가 발생할 수 있다. 다음 조건이 모두 만족되면 Fco 근처에서 필터는 상당한 insertion gain을 갖는다.

  • 소스 임피던스가 필터 임피던스((L/C)^0.5)의 2배보다 훨씬 작은 경우

  • 부하 임피던스가 필터 임피던스((L/C)^0.5)의 절반보다 훨씬 큰 경우

  • Fco가 L-R 전이 아래서 발생한 경우. 즉 jwL >> RAC

  • 필터 커패시터의 ESR이 필터 특성 임피던스((L/C)^0.5)의 2배보다 훨씬 작은 경우


많은 PDN 페라이트 비드 어플리케이션에서 특히 가벼운 부하에서 위의 모든 조건은 충족된다. Source PDN이 잘 regulate되기 위해서, 그것의 임피던스는 필터를 포함한 모든 부하의 조합보다 낮아야 한다. 유사하게 시리즈 필터 임피던스는 부하 포트에서 부하 임피던스보다  낮게 보여야 한다.


페라이트 비드의 L-R 전이는 사용된 물질의 함수이다. 어떤 MnZn 물질은 2 MHz 아래서 전이를 보이고, NiZn 물질 중에는 10 MHz~1000 MHz 사이에서 전이를 보인다. 대개 10  ~50 MHz에서 전이가 일반적이다. 세라믹 커패시터는 싼 가격,작은 사이즈, 100 mohm 이하의 ESR을 갖는 고성능 때문에 바이패스 분야에서 많이 사용된다.  네트워크 임피던스 간에 불일치가 클수록, 펄터의 감쇄는 더 약해지고, Fco 주파수에서 전파되는 노이즈 peaking은 더 커진다.

위 그림은 (L/C)^0.5 = 2.34 ohm인 페라이트 비드와 커패시터 조합을 사용했을 때, 다양한 source impedance와 load impedance의 주파수 응답을 보여준다. 두 그림 모두 50 ohm 포트를 사용한 VNA S21 응답을 포함한다. VNA 응답은 1/(50*pi*C)에서 -3dB 코너를 보여주는데, 50 ohm driving과 loading port 때문에 실제를 반영하지 못하고 있다. source impedance보다 몇 배 큰 load impedance를 갖는 실질적인 회로는 DC부터 필터 코너 주파수 까지 잘 전압을 regulation할 것이 요구되어진다.  그런 회로의 LRC 필터 응답은 쉽게 +20 dB 이상 peak을 얻을 수 있다. bead와 capacitor의 불행한 조합은 그 응답이 충분한 에너지 소스(노이즈)와 가깝게 해서, 스위칭 파워 클럭 레이트에 혼란을 가져올 수 있다. 댐핑은 cut-off 주파수 근처에서 series와 shunt 저항의 조합으로 충분한 에너지 소모를 제공할 수 있어야 한다.


내용 및 그림 출처: DessignCon 2011, PDN Application of Ferrite Bead


'원 포인트 레슨' 카테고리의 다른 글

Z 파라미터와 임피던스  (0) 2013.11.22
Ferrite Bead를 사용한 Dominant Pole 필터  (0) 2013.11.21
Ferrite Bead 속성  (0) 2013.11.19
S 파라미터와 반사 계수  (0) 2013.10.30
S Z Y 파라미터 요약  (0) 2013.10.29
: